193333钱多多论坛

51单片机的ALE信号能够间接与74LS373的C毗连

更新时间: 2019-10-03

(1).1脚是输出使能(OE),是低电平无效,当1脚是高电日常平凡,输出全数呈现高阻形态(或者叫浮空形态);(2).当1脚是低电日常平凡,只需11脚(锁存节制端,G)上呈现一个下降沿,输出2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)当即呈现输入脚3、4、7、8、13、14、17、18的形态.锁存端LE 由高变低时,输出端8 位消息被锁存,曲到LE 端再次无效。 当三态门使能信号OE为低电日常平凡,三态门导通,答应Q0~Q7输出,OE为高电日常平凡,输出悬空。当74LS373用做地址锁存器时,应使OE为低电平,此时锁存使能端C为高电日常平凡,输出Q0~Q7 形态取输入端D1~D7形态不异;当C发生负的跳变时,输入端D0~D7 数据锁入Q0~Q7。51单片机的ALE信号能够间接取74LS373的C毗连。

但愿可以或许对大师有所帮帮!感激大师的阅读!proteus中的74LS373引脚怎样毗连、74ls373引脚图,就引见到这里啦!

74ls373的LE是11引脚,11引脚是使能端,高电平无效。74ls373是TTL电,TTL电输入端悬空时是输入端高电平形态。内部道理你可看TTL取非门的内部输入电。

如是和51类单片机按尺度总线式接法如下,输入脚的八只D脚接51的P0八只脚,输出脚Q脚就是输出低八位地址呢,OE和地线V,G脚接到单片机的ALE//Prog脚上就OK!

八 D 锁存器(3S,锁存答应输入有回环特征) 简要申明: 373为三态输出的八 D 通明锁存器,共有 54/74S373 和 54/74LS373 两种线 布局型式,其次要电器特征的典型值如下(分歧厂家具体值有不同): 型号 tPd PD 54S373/74S373 7ns 525mW 引脚图54LS373/74LS373 17ns 120mW 373 的输出端 O0~O7 可间接取总线相连。 当三态答应节制端 OE 为低电日常平凡,O0~O7 为一般逻辑形态,可用来驱动负载或总 线。当 OE 为高电日常平凡,O0~O7 呈高阻态,即不驱动总线,也不为总线的负载,但 锁存器内部的逻辑操做不受影响。 当锁存答应端 LE 为高电日常平凡,O 随数据 D 而变。当 LE 为低电日常平凡,O 被锁存正在 已成立的数据电平。 当 LE 端施密特触发器的输入畅后感化,使交换和曲流噪声抗扰度被改善 400mV。 引出端符号: D0~D7 数据输入端 OE 三态答应节制端(低电平无效) LE 锁存答应端 O0~O7 输出端 实值表: DnLEOEOnHHLHLHLLXLLQ0H高阻态

G为数据打入端:当G为“1”时,锁存器输出形态(1Q~8Q)同输入形态(1D~8D);当G由“1”变“0”时,数据打入锁存器中。